本文包含原理图、PCB、源代码、封装库、中英文PDF等资源
您需要 登录 才可以下载或查看,没有账号?注册会员
×
将视频编解码功能嵌入到多媒体应用处理器中已经成为一个趋势。
飞思卡尔半导体DragonBall家族的最新成员i.MX27多媒体应用处理器,片内集成H.264/MPEG4全双工硬件编解码视频处理单元,是嵌入式多媒体应用处理器的一颗新星,可广泛应用于视频监控、网络摄像机、数字录像机、网络广告机、V2IP可视电话、IPTV机顶盒、智能手机、便携式多媒体播放器、移动电视等产品。
MX27处理器以MX21为基础进行设计,基于ARM926EJ-S。处理器内部的硬件编解码模块性能强劲,可以达到H.264/MPEG4编解码D1分辨率:720X576、25fps和720x480、30fps;全双工编解码同时进行可以达到VGA分辨率:640x480、30fps,在目前的嵌入式ARM处理器中鲜有敌手。而且,MX27可以同时进行H.264VGA、30fps的编码和MPEG4VGA、30fps的解码;也能MPEG4VGA、30fps编码和H.264VGA、30fps解码同时进行。
MX27支持多方网络视频会议和多种视频格式编解码
:
H.264/AVC center profile encoding/decoding;
MPEG-4 part-II simple profile encoding/decoding;
H.263 P3 encoding/decoding;
多方会议:最多可同时处理4路图像/位流的编解码;
全双工多格式支持:在做MPEG4编码的同时可以做H.264的解码;
支持码率控制,支持CBR和VBR。
和某些含视频编解码功能的嵌入式处理器相比,MX27的硬件编解码是通过CPU内部ASIC实现的,而不是通过集成ARM和DSP的双核SOC实现。因此,MX27的功耗更低,系统整体性能更强。
MX27处理器还带有eMMA多媒体加速器模块,包括prp预处理和pp后处理两部分,用来进行图像的缩放、旋转、镜像、YUV/RGB数据转换等。
MX27处理器主频400MHz,CPU内部集成有安全加密算法硬件加速器,支持DDR内存,90纳米生产工艺,动态电源管理技术等,使得基于MX27的解决方案极具竞争力。MX27还带有高速USBOTG、高速USBHOST、快速以太网控制器、SD/SDIO、ATA硬盘控制器等接口。
下图是MX27的CPU内部框图: |