找回密码
 注册会员
更新自动建库工具PCB Footprint Expert 2024.04 Pro / Library Expert 破解版

[原创]新学寻求BGA,VIA不显DRC方法

[复制链接]
admin 发表于 2012-9-9 16:03:18 | 显示全部楼层 |阅读模式

本文包含原理图、PCB、源代码、封装库、中英文PDF等资源

您需要 登录 才可以下载或查看,没有账号?注册会员

×
大家好,本人新入ALLEGRO行业,最近在走BGA线是,过孔老是报DRC: Class: DRC ERROR CLASS
Subclass: TOP
Origin xy: (3052.22 -2473.97)
CONSTRAINT: SMD Pin to Thru Via Spacing
CONSTRAINT SET: BGA3
CONSTRAINT TYPE: NET SPACING CONSTRAINTS
Constraint value: 5 MIL
Actual value: 4.99 MIL
这个问题搞了半天还是有几个老是相差0.01MIL,请问各位大哥大姐,一般遇到这个问题是怎么解决的啊?有没什么简洁的方法,告诉下小弟,谢谢了!
*滑块验证:
您需要登录后才可以回帖 登录 | 注册会员

本版积分规则

QQ|手机版|MCU资讯论坛 ( 京ICP备18035221号-2 )|网站地图

GMT+8, 2024-12-23 21:49 , Processed in 0.057689 second(s), 11 queries , Redis On.

Powered by Discuz! X3.5

© 2001-2024 Discuz! Team.

快速回复 返回顶部 返回列表